<thead id="2esj2"><kbd id="2esj2"><td id="2esj2"></td></kbd></thead>

      <tbody id="2esj2"><track id="2esj2"></track></tbody>
    1. <th id="2esj2"></th>
      <ol id="2esj2"></ol>
      <button id="2esj2"><object id="2esj2"></object></button>

      <th id="2esj2"></th>
      <tbody id="2esj2"><pre id="2esj2"></pre></tbody>
      <rp id="2esj2"></rp>

      NEXT
      PREV
      您的當前位置:網站首頁>系統介紹

      高性能實時雷達信號處理機

      01/概述
      高性能實時信號處理機模塊基于Xilinx Virtex6/7 Kintex7 FPGA與TI的8核心DSP實現。具有實時性高,數據吞吐量大等特點。
      \     \
      02/硬件指標
      1. 集成Virtex6 FPGA(XC6VLX240T/ XC6VSX315T/ XC7K325T/XC7VX690T),可以實現通道均衡,DDC、脈壓、波束形成等預處理
      2. 集成多片TMS320C6678,單片浮點處理能力160GFLOPS,每片DSP掛接1333MT/s的2GB DDR3 SDRAM
      3. DSP之間通過5Gbps x 4 的Hyperlink互聯,FPGA和DSP之間4lane 3.125Gbps x 4的sRIO互聯
      4. 板卡之間通過配備3.125Gbps x 4 sRIO/PCIe用于背板互連,配備千兆以太網
      5. 提供板級支持包,驅動程序,多核編程庫
      6. 支持SYS/BIOS開發
      7. 雷達信號處理算法庫
       
       
      QQ在線咨詢
      咨詢熱線
      029-88322218
      企業郵箱
      一区二区三区高清不卡视频,中文字幕av一区,a级毛片免费,欧美亚洲国产专区在线,色悠悠久久久